stage

Stage FPGA pour système d’acquisition

Adeneo Embedded Postée il y a 6 ans 69130 Ecully Entre 2 et 4 mois

Présentation de l'entreprise

Mission proposée

L’objectif du stage est de développer des périphériques nécessaires à un système d’acquisition autour du cœur cpu du FPGA cyclone V.

Le stage se déroulera en collaboration avec un stagiaire logiciel qui développera les drivers des périphériques spécifiques à l’acquisition.
Les périphériques à réaliser sont les suivants :
· Acquisition des données des ADC (Sigma-Delta) et écriture en mémoire CPU via un DMA. L’acquisition des ADC se fera selon 2 modes :
o Données 24 bits déjà décimée.
o Données 1 bit directement issues du modulateur sigma-delta
· Modification d’une IP PTP (ieee1588) pour supporter l’Ethernet gigabit, l’interfacer avec le cpu et ajouter une entrée PPS venant d’un GPS.
· D’autres petits développements pour faire fonctionner la carte d’acquisition (génération de l’horloge du µC, interfaces séries RS485 - RS232, …)

Si le temps le permet :
o Décimation en cascade des signaux 1 bits pour choisir le compromis fréquence d’échantillonnage / niveau de bruit
o Réalisation d’une matrice de switch PTP.

Profil recherché et exigences du poste

Ce stage est envisagé pour un étudiant de niveau Bac +5, avec une spécialisation électronique numérique et logiciel embarqué.
Le stagiaire devra répondre aux critères suivants :
· Maîtrise du langage VHDL
· Connaissance des outils de développement Altera
· Connaissance du traitement du signal
· Connaissance des réseaux Ethernet

Autre information
Le stage se déroulera au sein de nos équipes logicielles sur notre siège d’Ecully (69) pour une durée de 6 mois.
De fortes possibilités d’embauche existent à l’issue du stage sur les régions Ile de France, Rhône-Alpes ou Midi Pyrénées.
Venez rejoindre un groupe qui fait de l’innovation le moteur de sa croissance !
Nous vous accompagnerons dans le développement de vos compétences techniques et vous formerons à nos méthodes de travail et outils.

Retour aux résultats